AM3352BZCZA100 Мікропроцесори – MPU ARM Cortex-A8 MPU

Короткий опис:

Виробники: Texas Instruments
Категорія продукту: Мікропроцесори – MPU
Специфікація:AM3352BZCZA100
Опис: IC MPU SITARA 1.0GHZ 324NFBGA
Статус RoHS: відповідає RoHS


Деталі продукту

особливості

Додатки

Теги товарів

♠ Опис товару

Атрибут продукту Значення атрибута
Виробник: Texas Instruments
Категорія продукту: Мікропроцесори - МПУ
RoHS: Подробиці
Стиль монтажу: SMD/SMT
Пакет/чохол: PBGA-324
Серія: AM3352
Ядро: ARM Cortex A8
Кількість ядер: 1 ядро
Ширина шини даних: 32 біт
Максимальна тактова частота: 1 ГГц
Пам'ять інструкцій кеш-пам'яті L1: 32 кБ
Кеш-пам'ять даних L1: 32 кБ
Робоча напруга живлення: 1,325 В
Мінімальна робоча температура: - 40 С
Максимальна робоча температура: + 125 С
Упаковка: Піднос
Бренд: Texas Instruments
Розмір оперативної пам'яті даних: 64 кБ, 64 кБ
Розмір ПЗП даних: 176 кБ
Набір розробки: TMDXEVM3358
Напруга введення/виведення: 1,8 В, 3,3 В
Тип інтерфейсу: CAN, Ethernet, I2C, SPI, UART, USB
Інструкції кеша L2 / Пам'ять даних: 256 кБ
Тип пам'яті: Кеш L1/L2/L3, RAM, ROM
Чутливий до вологи: Так
Кількість таймерів/лічильників: 8 Таймер
Серія процесора: Сітара
Тип продукту: Мікропроцесори - МПУ
Заводська упаковка Кількість: 126
Підкатегорія: Мікропроцесори - МПУ
Торгова назва: Сітара
Сторожові таймери: Сторожовий таймер
Вага одиниці: 1,714 г

♠ Процесори AM335x Sitara™

Мікропроцесори AM335x, засновані на процесорі ARM Cortex-A8, вдосконалені за допомогою зображень, обробки графіки, периферійних пристроїв і опцій промислового інтерфейсу, таких як EtherCAT і PROFIBUS.Пристрої підтримують операційні системи високого рівня (HLOS).Processor SDK Linux® і TI-RTOS доступні безкоштовно від TI.

Мікропроцесор AM335x містить підсистеми, показані на функціональній блок-схемі, і короткий опис кожної з них:

Містить підсистеми, показані на функціональній блок-схемі, і короткий опис кожної з них:

Підсистема мікропроцесорного блоку (MPU) базується на процесорі ARM Cortex-A8, а підсистема PowerVR SGX™ Graphics Accelerator забезпечує прискорення 3D-графіки для підтримки відображення та ігрових ефектів.PRU-ICSS відокремлений від ядра ARM, що забезпечує незалежну роботу та тактування для більшої ефективності та гнучкості.

PRU-ICSS підтримує додаткові периферійні інтерфейси та протоколи реального часу, такі як EtherCAT, PROFINET, EtherNet/IP, PROFIBUS, Ethernet Powerlink, Sercos та інші.Крім того, програмований характер PRU-ICSS разом із його доступом до контактів, подій і всіх ресурсів системи на чіпі (SoC) забезпечує гнучкість у реалізації швидких відповідей у ​​реальному часі, спеціалізованих операцій обробки даних, призначених для користувача периферійних інтерфейсів , а також у розвантаженні завдань з інших процесорних ядер SoC.


  • Попередній:
  • далі:

  • • 32-розрядний RISC-процесор Sitara™ ARM® Cortex® -A8 до 1 ГГц

    – Співпроцесор NEON™ SIMD

    – 32 КБ інструкцій L1 і 32 КБ кеша даних із виявленням однієї помилки (парність)

    – 256 КБ кешу L2 із кодом виправлення помилок (ECC)

    – 176 КБ ПЗУ для завантаження на мікросхемі

    – 64 КБ виділеної оперативної пам’яті

    – Емуляція та налагодження – JTAG

    – Контролер переривань (до 128 запитів на переривання)

    • Вбудована пам'ять (спільна оперативна пам'ять L3)

    – 64 КБ оперативної пам’яті контролера пам’яті загального призначення (OCMC).

    – Доступно всім майстрам

    – Підтримує збереження для швидкого пробудження

    • Інтерфейси зовнішньої пам'яті (EMIF)

    – Контролер mDDR(LPDDR), DDR2, DDR3, DDR3L:

    – mDDR: тактова частота 200 МГц (швидкість передачі даних 400 МГц)

    – DDR2: тактова частота 266 МГц (швидкість передачі даних 532 МГц)

    – DDR3: тактова частота 400 МГц (швидкість передачі даних 800 МГц)

    – DDR3L: тактова частота 400 МГц (швидкість передачі даних 800 МГц)

    – 16-бітна шина даних

    – 1 ГБ загального адресного простору

    – Підтримує одну конфігурацію пристроїв пам’яті x16 або дві x8

    – Контролер пам’яті загального призначення (GPMC)

    – Гнучкий 8- і 16-бітний асинхронний інтерфейс пам’яті з вибором до семи мікросхем (NAND, NOR, Muxed-NOR, SRAM)

    – Використовує код BCH для підтримки 4-, 8- або 16-бітного ECC

    – Використовує код Хеммінга для підтримки 1-бітного ECC

    – Модуль пошуку помилок (ELM)

    – Використовується в поєднанні з GPMC для визначення адреси помилок даних із поліномів синдрому, згенерованих за допомогою алгоритму BCH

    – Підтримує 4-, 8- та 16-біт на 512-байтний блок помилок на основі алгоритмів BCH

    • Підсистема програмованого пристрою реального часу та підсистема промислового зв’язку (PRU-ICSS)

    – Підтримує такі протоколи, як EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ тощо

    – Два програмованих блоки реального часу (PRU)

    – 32-розрядний процесор RISC для завантаження/збереження, здатний працювати на частоті 200 МГц

    – 8 КБ оперативної пам’яті інструкцій із виявленням одиночної помилки (парність)

    – 8 Кбайт оперативної пам’яті даних із виявленням однієї помилки (парність)

    – Одноцикловий 32-розрядний множник з 64-розрядним акумулятором

    – Покращений модуль GPIO забезпечує підтримку перемикання входів/виходів і паралельну фіксацію зовнішнього сигналу

    – 12 КБ спільної оперативної пам’яті з виявленням однієї помилки (парність)

    – Три 120-байтні банки регістрів, доступні кожному PRU

    – Контролер переривань (INTC) для обробки вхідних подій системи

    – Локальна міжсистемна шина для підключення внутрішніх і зовнішніх майстрів до ресурсів усередині PRU-ICSS

    – Периферійні пристрої всередині PRU-ICSS:

    – Один порт UART із контактами керування потоком, підтримує до 12 Мбіт/с

    – Один модуль покращеного захоплення (eCAP).

    – Два порти MII Ethernet, які підтримують Industrial Ethernet, наприклад EtherCAT

    – Один порт MDIO

    • Модуль живлення, скидання та керування годинником (PRCM).

    – Керує входом і виходом із режимів очікування та глибокого сну

    – Відповідає за послідовність сну, послідовність вимкнення домену живлення, послідовність пробудження та послідовність увімкнення домену живлення

    – Годинники

    – Інтегрований високочастотний генератор від 15 до 35 МГц, який використовується для генерації еталонного тактового сигналу для різних системних і периферійних тактових сигналів

    – Підтримує індивідуальне керування ввімкненням і вимкненням годинника для підсистем і периферійних пристроїв, що сприяє зниженню енергоспоживання

    – П’ять ADPLL для генерації системних тактових частот (підсистема MPU, інтерфейс DDR, USB і периферійні пристрої [MMC і SD, UART, SPI, I 2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)

    – Потужність

    – Два неперемикаються домени живлення (годинник реального часу [RTC], логіка пробудження [WAKEUP])

    – Три перемикаються домени живлення (підсистема MPU [MPU], SGX530 [GFX], периферійні пристрої та інфраструктура [PER])

    – Реалізує SmartReflex™ Class 2B для масштабування напруги ядра на основі температури кристала, зміни процесу та продуктивності (адаптивне масштабування напруги [AVS])

    – Динамічне масштабування частоти напруги (DVFS)

    • Годинник реального часу (RTC)

    – Інформація про дату в реальному часі (день-місяць-рік-день тижня) і час (години-хвилини-секунди)

    – Внутрішній генератор 32,768 кГц, логіка RTC і внутрішній LDO 1,1 В

    – Незалежний вхід живлення при скиданні (RTC_PWRONRSTn).

    – Спеціальний вхідний контакт (EXT_WAKEUP) для зовнішніх подій пробудження

    – Програмована сигналізація може використовуватися для створення внутрішніх переривань для PRCM (для пробудження) або Cortex-A8 (для сповіщення про події)

    – Програмований сигнал тривоги можна використовувати із зовнішнім виходом (PMIC_POWER_EN), щоб увімкнути мікросхему керування живленням для відновлення доменів живлення, не пов’язаних із реальним часом

    • Периферійні пристрої

    – До двох високошвидкісних портів USB 2.0 DRD (подвійний пристрій) із вбудованим PHY

    – До двох промислових мереж Gigabit Ethernet MAC (10, 100, 1000 Мбіт/с)

    – Вбудований комутатор

    – Кожен MAC підтримує інтерфейси MII, RMII, RGMII та MDIO

    – Ethernet MAC і комутатор можуть працювати незалежно від інших функцій

    – IEEE 1588v1 Протокол точного часу (PTP)

    – До двох портів мережі контролера (CAN).

    – Підтримує CAN версії 2, частини A і B

    – До двох багатоканальних аудіо послідовних портів (McASP)

    – Частота передачі та прийому до 50 МГц

    – До чотирьох послідовних контактів даних на порт McASP з незалежними синхронізаторами TX і RX

    – Підтримує мультиплексування з тимчасовим поділом (TDM), Inter-IC Sound (I2S) і подібні формати

    – Підтримує передачу цифрового аудіоінтерфейсу (формати SPDIF, IEC60958-1 і AES-3)

    – Буфери FIFO для передачі та отримання (256 байт)

    – До шести UART

    – Усі UART підтримують режими IrDA та CIR

    – Усі UART підтримують керування потоком RTS і CTS

    – UART1 підтримує повне керування модемом

    – До двох головних і підлеглих послідовних інтерфейсів McSPI

    – Вибір до двох фішок

    – До 48 МГц

    – До трьох портів MMC, SD, SDIO

    – 1-, 4- та 8-бітні режими MMC, SD, SDIO

    – MMCSD0 має спеціальну шину живлення для роботи 1,8 В або 3,3 В

    – Швидкість передачі даних до 48 МГц

    – Підтримує виявлення картки та захист від запису

    – Відповідає специфікаціям MMC4.3, SD, SDIO 2.0

    – До трьох інтерфейсів I 2C Master і Slave

    – Стандартний режим (до 100 кГц)

    – Швидкий режим (до 400 кГц)

    – До чотирьох банків контактів вводу-виводу загального призначення (GPIO).

    – 32 контакти GPIO на банк (мультиплексовані з іншими функціональними контактами)

    – Піни GPIO можна використовувати як входи переривань (до двох входів переривань на банк)

    – До трьох зовнішніх входів подій DMA, які також можна використовувати як входи переривань

    – Вісім 32-розрядних таймерів загального призначення

    – DMTIMER1 – це 1-мс таймер, який використовується для операційної системи (ОС).

    – DMTIMER4–DMTIMER7 закріплено

    – Один сторожовий таймер

    – SGX530 3D Graphics Engine

    – Мозаїчна архітектура, що забезпечує до 20 мільйонів полігонів за секунду

    – Універсальний масштабований шейдерний механізм (USSE) — це багатопоточний движок, що включає в себе функції піксельних і вершинних шейдерів.

    – Розширений набір функцій шейдерів, що перевищує Microsoft VS3.0, PS3.0 і OGL2.0

    – Підтримка промислового стандарту API для Direct3D Mobile, OGL-ES 1.1 і 2.0 і OpenMax

    – Точне перемикання завдань, балансування навантаження та керування живленням

    – Робота на основі розширеної геометрії DMA для мінімальної взаємодії з процесором

    – Програмоване згладжування зображення високої якості

    – Повністю віртуалізована адресація пам’яті для роботи ОС в уніфікованій архітектурі пам’яті

    • Ігрова периферія

    • Домашня та промислова автоматизація

    • Споживча медична техніка

    • Принтери

    • Розумні системи оплати проїзду

    • Підключені торгові автомати

    • Ваги

    • Навчальні консолі

    • Розширені іграшки

    Супутні товари